(1)設置兩個六分頻寄存器,分別為上升沿觸發和下降沿觸發
(2)上升沿觸發分頻寄存器,在計數器0後翻轉
(3)下降沿觸發分頻寄存器,在計數器2後翻轉(1,2,0==>在中間翻轉)
(4)上升沿觸發分頻寄存器^下降沿觸發分頻寄存器
三分頻時序圖
0d2218f09475cdb100b289e99e048c35三分頻Verilog代碼
三分頻,占空比50%
三分頻仿真結果
(1)設置兩個十分頻寄存器,分別為上升沿觸發和下降沿觸發
(2)上升沿觸發分頻寄存器,在計數器0後翻轉
(3)下降沿觸發分頻寄存器,在計數器3後翻轉(1,2,3,4,0==>在中間翻轉)
(4)上升沿觸發分頻寄存器^下降沿觸發分頻寄存器
5347442ee8fca1aac11b57e99d77576e五分頻時序圖
五分頻Verilog代碼
五分頻,占空比50%
c515a312188fb5fce9bf8029166c6d72五分頻仿真圖
(1)設置兩個十四分頻寄存器,分別為上升沿觸發和下降沿觸發
(2)上升沿觸發分頻寄存器,在計數器0後翻轉
(3)下降沿觸發分頻寄存器,在計數器4後翻轉(1,2,3,4,5,6,0==>在中間翻轉)
(4)上升沿觸發分頻寄存器^下降沿觸發分頻寄存器
七分頻時序圖