FPGA中BUFG、BUFIO、BUFR和clk相关

1)BUFR是区域时钟缓冲器,要进入区域时钟网络,必须例化BUFR。

2)bufg和bufr都要ccio驱动 包括bufg。(clock capable io)。普通io无法驱动bufg和bufr。

3)一个design,如果不例化bufg,或者bufr,直接定义一个input clk,则会在综合阶段自动插入bufg。

4)一个design的时钟,不仅可以由bufg驱动,也能由bufr和bufio驱动。

5)ccio = MRCC + SRCC.

看下面这个图,首先MRCC和SRCC都是可以连接到全局时钟的,但是全局时钟的资源有限。如果程序较大都使用全局时钟的话,那时钟资源就不够用了。SRCC可用于本区域时钟这个比较好了解,MRCC用于相邻的区域该这么理解,MRCC通过不同于全局时钟的渠道可以到达相邻的区域。虽然通过手册可以看到芯片的各个区域分布,但是这个还是最好交给EDA自己优化。如下图BANK1和BANK3可以使用BANK2的MRCC分上来的时钟,没必要先将BANK2的MRCC连接到全局时钟再连接到BANK1和BANK3,这样不但节省了全局时钟资源,而且路径更短。

另,文章引用:

当Xilinx 7Series FPGA中,存在3种主要的时钟网络:BUFG,BUFR,BUFIO以及他们所衍生出的各种变种。那么他们有什么主要特点和区别呢?

BUFIO是IO时钟网络,顾名思义,它只能驱动IO Block里面的逻辑,不能驱动CLB里面的LUT,REG等逻辑。BUFIO可以被如下节点驱动:

1、SRCCs and MRCCs in the same clockregion2、MRCCs in an adjacent clock regionusing BUFMRs3、MMCMs clock outputs 0-3 driving theHPC in the same clock region

BUFR是regional时钟网络,顾名思义,它的驱动范围只能局限在一个clock region的逻辑,但是它可以同时驱动IO和内部逻辑。BUFR可以被如下节点所驱动:

1、所有能驱动BUFIO的节点2、MMCMs clock outputs 0-33、General interconnect

BUFIO和BUFR的主要区别可以用下图概括:

BUFG是全局时钟网络,这个大家最熟悉了,它可以驱动所有的IO和逻辑,并且可以被Transceiver所驱动。

那既然有BUFG了还需要BUFR做什么呢?

BUFR相比BUFG的最大优势是skew和功耗都比较小,在源同步的设计中,这一点也是很关键的。

发表回复

相关推荐

展覽展示中的物理互動裝置

如果沒有對展館的熱愛、思考和總結,大約是無法花一個多月的時間一幀一幀地將這些物理互動裝置畫出來並分享給大傢的,感謝王...

· 7分钟前

老公入贅洗衣做飯,吃我的喝我的,還在外面找女人

——唐思琪是獨生女,祖上是殺豬起傢的。父母四十多歲才生瞭她,從小把她捧在手心。她記事後就成天到晚跟著父親唐明強屁股後面...

· 8分钟前

西海岸新區哪裡買房最安全?這份官方文件給出瞭答案!

我們知道,西海岸新區面積很大,大到比深圳市還要多99平方公裡;西海岸新區的常住人口卻稍顯不足,隻有深圳的10%。所以,西海...

· 9分钟前

麦场要来了

有人知道什么是“麦场”吗? 我是皖西北农村里的娃,今年三十出头。“麦场”是儿时重要的记忆,说到麦场就离不开雪檬、皮蛋、架 ...

· 9分钟前

《熟悉的味道2》溫暖重來 不變的是“情”,升溫的是“感”

中國人表達情感的方式一向比較含蓄、內斂,而食物往往成為人們默認的連接情感與記憶的絕佳載體。春節過後,不少人已然踏上離...

· 9分钟前